Company
   
科伟奇首页 | XILINX  

Virtex-5 FPGA 系列

 

Virtex®-5 SXT FPGA 针对 DSP 和存储器密集型应用进行了优化,是世界上首款采用 1.0V 三栅极氧化层工艺技术制造而成的 65nm 系列的引脚兼容成员。

Virtex-5 SXT FPGA 的优势
提供了高性能 DSP 集成,降低了功耗,并且 DSP48E slice 多达 1,056 个
  • 25 x 18 位二进制补码乘法器可产生 48 位全精度结果
  • 增强型第二级,实现了用于收敛舍入的模式监测器、饱和运算的下溢/上溢检测和自动复位计数器/累加器,并且支持 SIMD 操作;还能够利用可选的寄存累加反馈实现灵活的 3 输入、48 位加法器/减法器
  • 高效加法链架构,能够实现高性能滤波器和复杂算术运算
  • 在38%的翻转率下,550Mhz DSP48E slice 仅吸收 1.38 mW/100MHz 的功耗
利用24个高速 RocketIO GTP 收发器实现了低功耗串行连接功能
  • 最低的功耗:在 3.75 Gbps 下,功耗低于 100 mW
  • 交叉平台引脚兼容性简化了到 GTX 收发器的设计升级,从而实现了更高的线路速率
  • 可以在单个 FPGA 内实现多种协议(标准和定制)
  • 与集成式 PCI Express® 端点和三态以太网 MAC 模块一起无缝运行
  • 标准支持
    图1

    标准支持

行业标准连接功能技术的内置支持
  • 三态以太网媒体访问控制器(EMAC)
    • 10/100/1000 Mbps 工作模式
    • 符合 IEEE 802.3 要求
    • 通过测试和认证的 UNH 协同工作能力
  • PCI Express 端点模块
    • 实现了事务层、数据链路层和物理层功能,从而将逻辑利用率最小化
    • 符合 PCI Express Base Specification 1.1 的要求
    • 包含在 PCI-SIG® 集成商名单上
Virtex-5 SXT FPGA 的特性
特性 LX LXT SXT FXT TXT
ExpressFabric 架构,采用6-输入 LUT
550MHz 时钟控制与管理通道(2 DCM + 1 PLL) 2 - 6 1-6 2 - 6 2 - 6 6
550MHz block RAM(1,000Kb) 1.2 - 10.4 .94 - 11.7 3 - 18.6 2.4 - 16.4 8.2 - 11.7
1.25Gbps SelectIO™ 技术
3.75Gbps RocketIO™ GTP 收发器 -- 4-24 8-24 -- --
6.5Gbps GTX 收发器 -- -- -- 8-24 40-48
PCI Express 端点模块 -- 1 1 1-4 1
10/100/1000 以太网媒体访问控制器模块 -- 2 - 4 4 4-8 4
550 Mhz DSP48E slice 32-192 24-192 192-1,056 64-384 80-96
PowerPC® 440 处理器模块 -- -- -- 1 - 2 --
系统监控器和模数转换器
Sparse chevron 封装技术
增强型配置和比特流保护
突出显示行表示主要特性。